基于FPGA的组成原理与系统结构实验
不需要EDA基础,即可全面完整支持计算机组成原理与系统结构课程的实验教学
可在系统提供的部件单元电路基础上构建实验电路,也可通过自主设计构造部件电路,来构建实验电路
灵活构建各个部件实验电路和各种结构的模型计算机,使学生快速掌握计算机原理与系统结构及其设计要点
实验电路图形化构建方式
系统将实验所需的各个部件电路,全部集成在了基本实验区的FPGA中
学生使用图形化电路构建软件,调用所需的部件单元,通过图形连线方式构建各部件和模型机的实验电路,以此开展全面完整的实验教学
自主创新部件电路设计
学生可在设计实验区的FPGA中,用EDA软件详细设计符合自己需要的各部件电路
将新设计的部件电路取代基本实验区FPGA中原有的相应部件单元,以此构建新的实验电路,并通过实时调试手段来修改设计,使其达到完善
实时动态通路图调试
可实时细致观测到各个部件和模型计算机的内部结构、工作状态和调试过程中状态及数据的改变
形象化地展示了计算机工作过程的细节,使学生心领神会
实时时序观测与分析
实时显示电路内部各关键控制信号及数据信号的时序逻辑关系,实时观测分析每个调试操作所产生的逻辑关系变化细节
可将实时通路和时序观测同时对比来观看,具有更佳的实验教学效果
时序观测和分析是非常重要的教学内容,唐都创新开发的时序观测与分析手段,使得教学内容得到完善
智能化实验辅导
可对学生的电路连线及部件实验的操作进行自动检测,并可对提交的实验结果进行评价,提示电路连线、实验操作和实验结果中的错误和问题,帮助学生改正实验
选配实验室工作站,构建新形态的实验室
具有开放性的实验设计功能,教师可按照自身教学特点,自由设计个性化的实验内容、实验指导和实验报告要求
依据实验信息记录和统计,对实验教学的真实效果进行评估和总结
可全面实现对学生实验过程、实验结果的采集和记录,自动评价实验成绩,为教师准确评价学生的实验能力和水平提供了完整的依据
对所有实验设备工作状态进行自动评估,准确反映各个设备的状态情况,帮助教师高效开展维护,使实验设备始终处在完好状态
TDE-CSD 计算机组成原理与系统结构教学实验系统功能特点